多功能时钟的设计任务书
2020-05-24 12:33:36
1. 毕业设计(论文)的内容和要求
本课题要求设计基于FPGA或者单片机及相关传感器芯片的多功能时钟,在设计实现过程中熟悉相关设计软件,熟练掌握相关编程语言,并确定系统软硬件实现方案。
具体要求如下: 1、 以FPGA或STM32为系统控制核心,LED或LCD为显示单元,设计系统整体硬件电路; 2、 可根据时钟放置状态自动调整显示内容及方向:时间、温度、倒计时、闹钟等; 3、 建议采用DS18B20芯片作为温度传感器,利用DS1302实现计时功能; 4、 可利用水银开关来实现四向的重力感应; 5、 可利用开发板进行硬件验证,如有余力可考虑自制电路进行验证。
2. 参考文献
[1] 周润景,图雅. 基于QUARTUS II的FPGA/CPLD数字系统设计实例[M]. 北京:电子工业出版社,2007. [2] 林容益. CPU/SOC及外围电路应用设计#8212;#8212;基于FPGA/CPLD [M]. 北京:北京航空航天大学出版社,2004. [3] EDA先锋工作室. Altera FPGA/CPLD 设计(高级篇)[M]. 北京:人民邮电出版社, 2005. [4] 沙占友. 集成温度传感器原理与应用[M]. 北京:机械工业出版社,2002. [5] 何希才. 传感器及其应用电路[M]. 北京:电子工业出版社,2001. [6] Wolf,W[美]. 基于FPGA的系统设计[M]. 闫敬文 等译. 北京:机械工业出版社, 2006. [7] 刘军. 例说STM32[M]. 北京:北京航空航天大学出版社,2011. [8] 蒙博宇.STM32自学笔记[M]. 北京:北京航空航天大学出版社,2011 [9] 陈志旺. STM32嵌入式微控制器快速上手[M]. 北京:电子工业出版社, 2013. [10] 林容益. CPU/SOC及外围电路应用设计#8212;#8212;基于FPGA/CPLD [M]. 北京:北京航空航天大学出版社,2004. [11] 李宁. 基于MDK的STM32处理器的开发应用[M]. 北京:北京航空航天大学出版社,2011.
3. 毕业设计(论文)进程安排
2015-12-15~ 2015 -12-30 选题,查阅相关文献资料,初步了解课题内容。
2016-01-01~2016-01-15 查阅文献资料,准备开题报告,正式开题。
2016-01-16~2016-02-22 查阅相关资料,认真学习有关理论知识。