低通IIR数字滤波器设计的FPGA实现任务书
2021-12-27 21:19:20
全文总字数:1014字
1. 毕业设计(论文)的内容、要求、设计方案、规划等
本课题采用一种基于FPGA的IIR数字滤波器的设计方案,首先分析IIR数字滤波器的原理及设计方法,然后通过Quartus设计平台,采用模块化、层次化的设计思想将整个IIR数字滤波器分为四个功能模块:时序控制模块、延时模块、补码乘加模块、累加模块。
分别对各模块采用语言VHDL进行描述后,进行仿真和综合。
2. 参考文献(不低于12篇)
[1] 张大为,姜静,刘迪.基于fpga的iir低通数字滤波器的设计[j]. 船电技术, 2012,32(2):24-26
[2] 屈星, 唐宁, 严舒等.基于fpga的iir 数字滤波器的设计与仿真[j]. 计算机仿真,2009, 26(8):304-307.
[3] 王卫兵.高阶iir 数字滤波器的fpga 描述[j].现代电子技术, 2005, 207(16):3-4.
剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付