基于锁相技术的数字频率合成电路的研究与设计任务书
2020-04-13 17:07:26
1. 毕业设计(论文)主要内容:
了解频率合成电路在短波通信系统及其它电子通信系统中的应用情况,在此基础上,理解和熟悉锁相电路的基本原理和方法,用锁相电路设计一个10MHZ时钟频率合成器。该频率合成器采用10.24MHZ晶体振子进行振荡,通过分频得到10KHZ的基准频率。在其PLL电路中分频器的设定为1/100~1/1000,由压控振荡器(VCO)产生1~10MHZ,10KHZ分辨率的频率。PLL电路的输出时钟输入至1/10分频器,采用6级级联进行选择,由此得到7个量程的输出频率范围,再通过选择器74HC151及缓冲器74AC540输出1HZ~10MHZ频率范围的频率。并对此电路在短波通信系统中的应用进行分析和说明。
2. 毕业设计(论文)主要任务及要求
1、阅读的参考文献不少于15篇(其中近五年外文文献不少于3篇)。
2、在毕业设计期间,完成主要工作原理及工作过程的论述,完成设计方案及主要性能指标的确定,完成主要硬件电路设计及软件编程(如果需要)工作,最后要上交一篇文理通顺,设计无误的论文(论文不少于12000字),并完成答辩的相关工作。
3、完成不低于5000汉字(20000英文印刷符)的教师指定的相关文献的英译汉翻译。
3. 毕业设计(论文)完成任务的计划与安排
第一周:熟悉并理解设计内容及任务,查阅收集有关参考资料。
第二周 :收集资料,撰写开题报告。
第三周~第十六周:进行论文设计,并送导师审阅。
4. 主要参考文献
[1]远坂俊昭.锁相环电路设计与应用.科学出版社,2011
[2]张厥盛.锁相技术.西安电子科技大学出版社,2013
[3]万心平.集成锁相环路-原理、特性、应用.人民邮电出版社,2011