登录

  • 登录
  • 忘记密码?点击找回

注册

  • 获取手机验证码 60
  • 注册

找回密码

  • 获取手机验证码60
  • 找回
毕业论文网 > 开题报告 > 电子信息类 > 电子信息工程 > 正文

基于FPGA的AT80C51内核的数字时钟的设计与实现开题报告

 2020-04-15 14:53:24  

1. 研究目的与意义(文献综述包含参考文献)

文 献 综 述

长期以来,单片机以其性价比高、体积小、功能灵活等方面的独特优点被广泛应用。但受其内部资源的限制,单片机需要在片外扩展相关资源。为了达到处理速度和控制灵活性方面的需求,采用微控制器和可编程逻辑器件设计单片机嵌入式系统。随着现场可编程逻辑阵列(fpga)及eda技术的发展,百万门级的fpga、可重构的嵌入式mcu核、功能复杂的ip核及各种功能强大的eda工具的出现,实现将mcu、存储器和一些外围电路集成到一个芯片成为可能。随着ip核技术在fpca中的应用,特别是mcu ip核技术的发展。出现了性能不同的嵌入式mcu软核。这里采用免费的mc805lip核,通过对mc8051结构原理的分析,详细论述其在fpca中的实现及应用。

数字时钟是一种用数字电路技术实现时、分、秒计时的装置,另外应有校时功能和闹钟等附加功能。与机械时钟相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,因此得到了广泛的使用。本设计主要采用80c51单片机作为主控核心, led数码管动态扫描显示屏显示。

剩余内容已隐藏,您需要先支付后才能查看该篇文章全部内容!

2. 研究的基本内容、问题解决措施及方案

1 本课题需要研究和解决

1、基于51单片机的数字时钟的实现;

2、51内核的结构与功能实现设计;

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

企业微信

Copyright © 2010-2022 毕业论文网 站点地图