基于算符级可重构计算的浮点FIR滤波器架构设计与实现开题报告
2020-04-12 08:49:57
1. 研究目的与意义(文献综述)
1.1 设计的目的及意义:
信号是信息传播的载体,信号在产生、发送、传播以及采集的过程中,都不可避免地会受到外界信号的干扰,而在许多工程技术领域都需要在较强的背景噪声以及在干扰信号下提取出真实信号,这就必须对采集到的原始信号进行滤波。与模拟滤波相比,数字滤波稳定性强、可靠性高,设计的数字滤波器性能好坏将会影响信号的质量、精度,并进一步地影响相关信息的可信度,因此进行数字滤波器的研究具有实际意义。
在数字信号处理中,fir数字滤波器是最常用的单元之一。它用于将输入信号x[n]的频率特性进行特定的修改,转换成另外的输出序列y[n]。
2. 研究的基本内容与方案
2.1 设计的基本内容
本次设计的题目是“基于算符级可重构计算的浮点fir滤波器架构设计与实现”。
本设计基于fpga在可重构计算领域的优越性,依照目前主流的设计思路,构建一套以算符级运算单元为核心的可重构架构完成阶数可变的fir滤波器设计。具体步骤如下:
3. 研究计划与安排
1~3周:调研,完成开题报告。
4~7周:熟悉fpga的基本操作方法。
8~9周:研究算符级可重构计算概念及硬件实现方法。
4. 参考文献(12篇以上)
[1]程龙,李锦明,张少华等.基于fpga的浮点fir滤波器设计[j].电测与仪表,2015,(18):80-84.
[2]顾菘,郑晓霞.基于vhdl的单精度浮点fir滤波器的实现[j].成都航空职业技术学院学报,2017,33(2):50-52.
[3]智扬.基于fpga的浮点型高阶fir滤波器设计[d].哈尔滨工程大学,2015.