高速窄脉冲信号IP核的设计任务书
2020-04-07 10:15:01
1. 毕业设计(论文)主要内容:
在光纤光栅传感领域中,高速窄脉冲信号激光驱动电路是OTDR实现高空间分辨率的技术关键。FPGA IP核的设计设计周期短,投入少,且不涉及物理实现,具有强大的灵活性和适应性,为后续设计留有很大的发挥空间。本课题拟采用FPGA设计一款高速窄脉冲信号IP核,可以通过上位机软件实现脉冲信号频率与脉宽的任意调节,并通过软核设计的方式搭建嵌入式平台进行简单的功能验证。
2. 毕业设计(论文)主要任务及要求
(1) 学习fpga自定义ip核的方法;
(2) 搭建基于软核的嵌入式系统;
(3) 完成高速窄脉冲信号ip核的调试并验证;
3. 毕业设计(论文)完成任务的计划与安排
第1周—第4周 搜集资料,撰写开题报告;
第5周—第6周 论文开题;
第7周—第12周 撰写论文初稿;
4. 主要参考文献
[1] Samir Palnitkar. Verilog HDL A Guide to Digital Design and Synthesis (Second Edition) [M]. Prentice Hall PTR,2003:56-60.
[2] Tyrone Tai-On Kwok, Yu-Kwong Kwok. On the Design of an SOPC Based Multi-Core Embedded System. International Conference on Complex, Intelligent and Software Intensive Systems, 2008.CISIS 2008.International Conference on. 2008.
[3] 李向东,胡怀伟,郝陆军,闫新分. 基于FPGA的SOPC自定义IP核的设计[J]. 计算机与现代化,2010,08:47-51.
[4] Agilent Technologies. Agilent 81130A 400M/660MHz Pulse/Data Generator Reference Guide. 2000.
[5] 徐文强,任勇峰,文丰. 基于FPGA的高速脉冲信号源的设计与实现[J]. 微计算机信息,2007,02:251-252 229.
[6] 陈满. 基于FPGA的高速可变周期脉冲发生器的设计与实现[J]. 国外电子元器件,2007,03:35-38.
[7] 仵宗钦,刘鹏. 基于FPGA的高速脉冲位置调制激光通信系统设计[J]. 激光杂志,2015,08:120-123.
[8] P. Wang et al. Frequency Meter with Equal Precision Based FPGA and MCU [J]. Applied Mechanics and Materials . 2014 , 614 : 308-311