基于多层AHB总线SoC芯片的低功耗优化设计任务书
2020-04-18 20:44:41
1. 毕业设计(论文)的内容和要求
如今,soc(system on chip,片上系统)已经被广泛应用在诸如手机、平板电脑以及可穿戴设备等各种基于电池供电的便携式设备中。
虽然随着工艺尺寸的不断缩小和集成度的提高,soc芯片的面积越来越小,运行频率越来越高,但是随之而来的功耗问题也愈加严重。
功耗决定了芯片的可靠性以及电池的使用寿命,功耗的不断增大会导致芯片过热、器件的稳定性下降以及信号的稳定性下降,同时解决散热问题也会造成更多的附加成本,降低市场竞争力。
2. 参考文献
[1] 于斌. Verilog HDL数字系统设计及仿真 第2版[M]. 北京:电子工业出版社, 2018.01. [2] 康磊. Verilog HDL数字系统设计 原理、实例及仿真[M]. 西安:西安电子科技大学出版社, 2018.07. [3] 斯里达尔#183;甘加达兰. 综合与时序分析的设计约束:Synopsys设计约束 (SDC) 实用指南[M]. 北京:机械工业出版社,2018. [4] 夏宇闻. Verilog数字系统设计教程[M]. 北京:北京航空航天大学出版社,2017. [5] 拉贝艾. 数字集成电路:电路、系统与设计[M]. 北京:电子工业出版社,2017. [6] 孙强. 数字集成电路功耗与测试综合优化. 北京:清华大学出版社, 2016.12. [7] Weng Fook Lee. VHDL:代码编写和基于Synopsys工具的逻辑综合[M]. 北京:清华大学出版社,2007. [8] 艾瑞克#183;布鲁范德. 数字VLSI芯片设计 使用Cadence和Synopsys CAD工具 英文版[M]. 北京:电子工业出版社, 2009.11. [9] 蔡艳慧. MCU系统的低功耗研究和设计#8212;#8212;新型低功耗触发器的设计与仿真[D].江苏:江南大学,2011. [10] 耿亮. 触发器功耗控制技术与设计研究[D].浙江:浙江大学,2017. [11] 郭银涛. CMOS65nm工艺下低功耗单元库设计[D].江苏:东南大学,2014. [12] Kikuchi N, Ogawa K, Suzuki, et al. A Fully Static Topologically-Compressed 21-Transistor Flip-Flop With 75% Power Saving[J].IEEE Journal of Solid-State Circuits,2014,49(11):2526-2533.
3. 毕业设计(论文)进程安排
2018-12-31~2019-03-01 收集、查阅、整理相关资料;对课题的国内外现有技术状况及优缺点作出详细分析。
提交开题报告。
2019-03-02~2019-03-07 功耗仿真和分解。